織夢網(wǎng)站 聯(lián)系方式修改今天的病毒感染情況
? ? ? ? 很久沒有更新,最近打算出一期Veristand教程,暫時目錄列成下面這個表格,如果各位有關心的遺漏的點,可以在評論區(qū)提問,我后期可以考慮添加進去,但是提前聲明,太過小眾的點我不會,歡迎各位從入門到入土!
Veristand 預編寫教程目錄 |
---|
0.硬件在環(huán)(HIL)是什么 |
1.什么是實時系統(tǒng)?為什么要用到實時系統(tǒng)? |
2.實時系統(tǒng)功能介紹及常規(guī)使用技巧 |
3.什么是模型? |
4.什么是Veristand? |
5.探索Veristand引擎的主要功能 |
6.VeriStand 在實時測試與HIL(硬件在環(huán))中的應用場景 |
7.VeriStand 與 LabVIEW、TestStand 的生態(tài)關系 |
8.NI支持那些模型開發(fā)仿真軟件 |
9.什么是PXI? |
10.什么是CompactRIO? |
11.如何正確的安裝使用PXI和CompactRIO設備 |
12.什么是SLSC? |
13.Veristand對于NI DAQ硬件模塊的支持 |
14.Veirstand對于FPGA和SCXI模塊的支持 |
15.如何根據(jù)自己的需求選擇一套合適的NI HIL硬件 |
16.如果根據(jù)自己當前的硬件安裝一套兼容的上位機軟件(Veristand建模版本兼容性) |
17.如何使用NI MAX管理NI的實時控制器(硬件配置、網(wǎng)絡設置、安裝軟件、文件傳輸) |
18.CAN概述 |
19.FlexRay概述 |
20.LIN概述 |
21.如何在MAX里配置和使用數(shù)采卡(DAQ) |
22.如何在MAX里配置串行卡(Serial) |
23.如何在MAX里配置和使用XNET(CAN) |
24.如何在MAX里配置和使用XNET(LIN) |
25.如何在MAX里配置和使用XNET(FlexRay) |
26.如何在MAX里配置和使用XNET(Internet) |
27.如何在MAX里檢查FPGA板卡 |
28.如何在MAX里配置NI SLSC設備 |
29.如何在MAX里配置EtherCAT |
30.LabVIEW DAQ入門 |
31.LabVIEW Serial入門 |
32.LabVIEW CAN入門 |
33.LabVIEW LIN入門 |
34.LabVIEW FlexRay入門 |
35.LabVIEW Internet入門 |
36.LabVIEW FPGA入門 |
37.LabVIEW SLSC入門 |
38.LabVIEW EtherCAT入門 |
39.如何為Veristand創(chuàng)建和部署項目 |
40.使用Simulink構(gòu)建Veristand模型 |
41.使用LabVIEW構(gòu)建Veristand模型 |
42.使用C/C++構(gòu)建Veristand模型 |
43.Veristand如何導入和配置一個模型 |
44.Veristand控制和監(jiān)控模型執(zhí)行 |
45.在Veristand中添加和配置DAQ設備 |
46.在Veristand中添加和配置Serial設備 |
47.在Veristand中添加和配置CAN設備 |
48.在Veristand中添加和配置LIN設備 |
49.在Veristand中添加和配置FlexRay設備 |
50.在Veristand中添加和配置Internet設備 |
51.在Veristand中添加和配置FPGA設備 |
52.在Veristand中添加和配置SLSC設備 |
53.在Veristand中添加和配置EtherCat設備 |
54.在Veristand中配置定時和同步 |
55.Veristand調(diào)試 |
56.創(chuàng)建自定義工作區(qū) |
57.添加自定義工具 |
58.配置系統(tǒng)映射(System Mappings) |
59.配置工作空間 |
60.創(chuàng)建實時序列和激勵配置文件 |
61.Veristand系統(tǒng)定義 |
62.創(chuàng)建和使用別名 |
63.創(chuàng)建和使用警報 |
64.創(chuàng)建和使用縮放 |
65.創(chuàng)建用戶通道和計算通道 |
66.如何為Veristand配置用戶界面 |
67.創(chuàng)建和使用自定義控件 |
68.如何在Veristand中記錄數(shù)據(jù) |
69.查看Veristand中的工作日志 |
70.Veristand 附加軟件和自定義設備 |
71.查找已經(jīng)寫好的Custom Device |
72.Custom FPGA講解 |
73.Veristand硬件中的IO延遲時間 |
74.使用故障插入單元(FIU)進行測試 |
75.使用Veristand構(gòu)建分布式系統(tǒng) |
76.基準測試與性能改進 |
77.Veristand LabVIEW API講解 |
78.Veristand .Net API講解 |
79.Veristand Python API講解 |
80.使用.NET API和 Python 自動化 Veristand |
81.使用 ASAM XIL和Teststand 自動化 Veristand |
82.Veristand故障排除 |
82.故障排除 |
擴展:Ansys SCADE模型 |
擴展:ECU |
擴展:Flightgear 的飛行仿真 |
擴展:IPG Carmaker |
擴展:MapleSim |
擴展:MapleSoft |
擴展:MIT 模型接口工具包 |
擴展:OPAL.RT |
擴展:SCANeR |
擴展:trucksim |
擴展:XCP |
擴展:創(chuàng)建Veristand模板項目 |
擴展:遷移VeriStand Model Framework到新的版本 |
擴展:什么是XNET? |
擴展:數(shù)據(jù)回放與分析:DIAdem |
擴展:在NI Veristand 中使用CarSim |
擴展:在VeriStand中保存和恢復仿真狀態(tài) |
擴展:自定義Dashboard:控件綁定與動畫效果 |